资料介绍
DTB总线解码仿真 基于 Cadence 的 DTB 总线解码电路仿真
说明:
该仿真是在公司电气工程部张经理的指导下完成的,对 DTB 总线的解码电路进行了完整的仿真实验。结果表明,解码电路完全正
确。发现张经理对于 Cadence 的应用很熟悉,对于各种器件的取值也很明白,很仰慕他。他对 DSP 和 ARM,还有 FPGA 都很熟悉,
简直就是个百事通。什么都会。以后我要跟他好好学习。
王岳
2012/8/30
备注:
张经理联系方式:15811374097(张绍言)
仿真过程实际操作截图:
1、因为 DTB 总线是以+1.2V 表示逻辑 1,-1.2V 表示逻辑 0,0V 表示无数据。
所以需要使用自定义电源。VSTIM 位于 SOURCSTM.OLB 库中。
2、建立模/数仿真项目,绘制原理图。
3、自定义电源
右击 SOURCSTM,即图中的 V1,选择 Edit PSpice Stimulus,新建一个信号
选择分段式信号源
设置坐标轴
将 X 轴时间设置为 0~20mS,将 Y 轴电压值设置为-1.2V~+1.2V。
描点,将信号的上升沿、下降沿不要描得那么陡峭,否则就得重新删除了,再重新描,因为会有些毛