首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > MT-200:降低ADC时钟接口抖动.pdf

MT-200:降低ADC时钟接口抖动.pdf

资料介绍
时钟输入噪声
时钟接口阈值区间附近的抖动会破坏模数转换器(ADC)的
时序。例如,抖动会导致ADC在错误的时间采样,造成对
模拟输入的误采样,并且降低器件的信噪比(SNR)。降低
抖动有很多不同的方法,包括改进时钟源、滤波、分频和
时钟电路硬件。本文对如何改进时钟系统提出了一些建
议,旨在实现最佳ADC性能。
时钟和ADC之间的电路噪声是时钟抖动的根本原因。随机
抖动由随机噪声引起,随机噪声通过其无界字符来区分,
遵循统计分布规律。主要随机噪声源包括
• 热噪声(约翰逊或奈奎斯特噪声),由载流子的布朗运动
引起。
• 散粒噪声,与流经势垒的直流电流有关,该势垒不连
续平滑,由载流子的单独流动引起的电流脉冲所造
成。
• 闪烁噪声,出现在直流电流流动时。该噪声由携带载
应用工程笔记
MT-200
亚 洲技术支持中心 电 话 : 4006- 100- 006 电子邮箱: ch i n a.suppor t @an alog .com 网址: w w w.analog.com




降低ADC时钟接口抖动
ADI公司应用工程部

POWER SUPPLY
INP
标签:ADIADC时钟接口抖动
MT-200:降低ADC时钟接口抖动.pdf
本地下载

评论