首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 理解Altera CPLD中的时钟

理解Altera CPLD中的时钟

资料介绍
本应用笔记介绍了MAX® II 和MAX V 器件中的外部与内部时序参数以及时序模型。
Altera® 器件提供了与仿真到应用相符合的可预测器件性能。在进行器件编程前,您可以确定设计中最差情况下的时序延迟。
您可以使用以下几种方式来估算传播延迟:
■ Quartus® II TimeQuest 时序分析器
■ 本应用笔记提供的时序模型
■ MAX II器件手册的DC and Switching Characteristics 章节和MAX V器件手册的DC and Switching Characteristics for MAX V Devices 章节中列出的时序参数。
理解 Altera CPLD 中的时钟


AN-629-1.0 应用笔记




本应用笔记介绍了 MAXII 和 MAXV 器件中的外部与内部时序参数以及时序模型。

Altera 器件提供了与仿真到应用相符合的可预测器件性能。在进行器件编程前,您
可以确定设计中最差情况下的时序延迟。

您可以使用以下几种方式来估算传播延迟:

■ Quartus II TimeQuest 时序分析器
■ 本应用笔记提供的时序模型
■ MAXII 器件手册的 DC and Switching Characteristics 章节和MAXV 器件手册的 DC
and Switching Characteristics for MAX V Devices 章节中列出的时序参数。

1
理解Altera CPLD中的时钟
本地下载

评论