首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于CPLD的超低频_超大脉宽信号源的电路设计

基于CPLD的超低频_超大脉宽信号源的电路设计

资料介绍
摘 要:介绍了一种基于复杂可编程逻辑器件(Complex programmable logic device,CPLD)设计的超低频/超大脉宽脉冲信号产生器.它的主要功能是产生低频、超低频/超大脉宽脉冲信号,其最大周期Tmax>1000s,最小周期Tmin=1ms.其脉宽可在1/1000T-999/1000T范围内以T/1000步进调节.输出脉冲f/T的精确度<0.02‰,输出脉冲f/T的稳定性<±0.01‰.输出脉冲分连续输出和单次手动触发输出.该电路可以输出TTL/TTL和NIM/NIM信号.NIM快信号的上升时间tr<4ns,下降时间tf<4ns.我们用复杂可编程逻辑器件CPLD来构建主要部分电路,和常规逻辑器件相比其突出特点是:元件少、成本低、功耗低.[著者文摘]
标签:FPGA资源Altera
基于CPLD的超低频_超大脉宽信号源的电路设计
本地下载

评论