首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 心电信号50Hz陷波器的FPGA实现

心电信号50Hz陷波器的FPGA实现

资料介绍
摘 要:在心电信号(ECG)检测系统中,采集到的心电数据具有信号弱、频率低、干扰大的特点,特别是50Hz的工频干扰。本文根据IIR滤波器的原理,设计出用于抑制50Hz工频噪声的陷波器。利用Maflab对所设计的陷波器作性能仿真,并根据陷波器的参数编写相应的verilog程序,最后用QuartusII对硬件代码进行前仿真,仿真结果显示所设计的陷波器对50Hz工频干扰有良好的滤波效果。[著者文摘]
标签:FPGA资源Altera
心电信号50Hz陷波器的FPGA实现
本地下载

评论