首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于FPGA的高分辨率时间数位转换器设计

基于FPGA的高分辨率时间数位转换器设计

资料介绍

摘 要:介绍时间间隔的测量原理,分析各种测量方法的优缺点和主要误差来源,并设计了一种基于现场可编程门阵列(FPGA)的时数转换器(TDC)。该设计采用高精度计数器和延迟线内插法共同测量时间间隔。该时数转换器的测量范围由计数器决定,而测量分辨率由内插延迟线决定,因此,具有测量范围大,分辨率高的特点。由于测量的利用两种延时单元的微小时间差对时间间隔进行内插,获得了Ins的测量分辨率,具有精度高、功耗小及实现简便等优点。[著者文摘]

标签:FPGA资源Altera
基于FPGA的高分辨率时间数位转换器设计
本地下载

评论