首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于FPGA的大面阵CCD高帧频驱动电路设计

基于FPGA的大面阵CCD高帧频驱动电路设计

资料介绍

摘 要:介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s,相比单端输出时的0.7帧/s提高了约4倍。选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验。实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用。[著者文摘]

标签:FPGA资源Altera
基于FPGA的大面阵CCD高帧频驱动电路设计
本地下载

评论