首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于ARM和CPLD的数字存储示波器的设计

基于ARM和CPLD的数字存储示波器的设计

资料介绍
摘要: 本文对基于ARM(Advanced RISC Machine)和CPLD(Complex Programmable Logic Device)的数字存储式示渡器的设计过程进行了介绍.主要对系统的硬件和软件设计部分进行了分析.硬件设计部分首先给出了系统框图,然后对各个组成模块进行了介绍.并给出了各模块所使用的主要元器件.软件设计部分首先对基于?C/OS-Ⅱ的嵌入式操作系统进行了介绍.?C/OS-Ⅱ是一种源码公开、可移植、可固化、可裁减、可剥夺的操作系统内核.软件设计部分的另一个工作是对CPLD进行编程.本文所介绍的数字存储式示波器可用于电子设计、电子维修和教育等行业.
标签:FPGA资源Altera
基于ARM和CPLD的数字存储示波器的设计
本地下载

评论