首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于DSP_Builder的格型FIR滤波器的设计与实现

基于DSP_Builder的格型FIR滤波器的设计与实现

资料介绍

摘 要:目的研究提高格型FIR滤波器的运算速度、优化硬件资源利用率的方法。方法研究了格型FIR滤波器结构特点,提出了一种改进的格型FIR滤波器结构。并基于FPGA芯片,利用DSPBuilder技术,将MatLab/Simulink设计工具和QuartusⅡ设计工具有效的结合起来,设计了所提出的改进的格型FIR滤波器。结果通过计算机仿真分析,改进后的格型FIR滤波器的最高工作频率和占用的LE等性能指标有了很大提高。结论DSP Builder是进行数字信号处理的一种有效方法。所提出的改进的格型FIR滤波器能够提高格型FIR滤波器的运算速度,降低硬件资源利用率。[著者文摘]

标签:嵌入式ARM
基于DSP_Builder的格型FIR滤波器的设计与实现
本地下载

评论