首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > Writing Efficient Testbenches

Writing Efficient Testbenches

资料介绍
Writing Efficient Testbenches
Writing Efficient Testbenches
原文作者:Mujtaba Hamid
翻译:phixcoco@freecity.cn(浙江大学飘渺水云间论坛)

[请阅读文档最后的说明]
摘要:
本应用笔记是专门为没有测试编写经验并对 HDL 验证流程陌生的逻辑设计者而编写的。
编写测试代码是验证 HDL 设计的主要手段。本应用笔记为创建或构建有效的测试设计提供了准则。同时给
出了一个为任何设计开发自检测测试的算法。
涉及的所有设计文件可以从以下的站点获得:
PC: ftp://ftp.xilinx.com/pub/applications/xapp/xapp199.zip
UNIX: ftp://ftp.xilinx.com/pub/applications/xapp/xapp199.tar.gz



1 简介
由于设计的规模越来越大和越来越复杂, 数字设计的验证已经成为一个日益困难和繁琐的任
务。验证工程师们运用多种验证工具和方法来应对挑战。 对于大的系统,如几百万门的设计,
工程师们通常使用一系列完善的验证工具。当然,对于一些小的设计,设计工程师常常发现
能编写测试设计的 hdl 仿真器就可以做得很好。
测试设计已经成为一个验证高级语言 HLL (High-Level Language)描述的设计的标准方法。
典型的,测试设计完成以下任务:
在测试中实例化设计模块 Design Under Test(DUT) ;
向要进行测试的模块(DUT)输入测试向量进行仿真;
仿真通过使用模块的测试向量来仿真测试设计;
仿真结果输出到终端或波形窗口以观察结果;
将实际结果和预期
标签:testbenchfpga
Writing Efficient Testbenches
本地下载

评论