首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 串行进位加法器设计

串行进位加法器设计

资料介绍
模拟/数字技术

串行进位加法器设计
发布日期:2009-4-7 12:34:37 文章来源:搜电 浏览次数: [pic]27
[pic][pic][pic]若有多位数相加,则可采用并行相加串行进位的方式来完成。例如,有
两个4位二进制数A3A2A1A0和B3B2B1B0相加
,可以采用两片内含两个全加器或1片内含4个全加器的集成电路组成,其原理图如下图
所示:
[pic]
  由图可以看出,每1位的进位信号送给下1位作为输入信号,因此,任1位的加法运算
必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器的逻辑
电路比较简单,但它的运算速度不高。为克服这一缺点,可以采用超前进位等方式。
 

串行进位加法器设计
本地下载

评论