首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > Allegro差分线的设定教程

Allegro差分线的设定教程

资料介绍
EDA/PLD

Allegro差分线的设定教程
发布日期:2009-3-6 22:37:08 文章来源:搜电 浏览次数: [pic]111
[pic][pic][pic]差分线的设定,Allegro
可以提供几种可行的方法,这里重点说明一种基本的,也是比较容易掌握的设定方法。
以USB1 为例,要求 T/B:6/6;Inner:5/7.5;另外由于BGA 芯片的存在,BGA
区域T/B:4/4;Inner:4/7.5,所以需要在T/B、Inner 各提供Primary 和Neck
两种模式。如图:
[pic] 
步骤:
1. Logic Assign Differential Pair...
[pic] 
2. Setup Constraints... → Electrical Constraint Sets... → Diffpair Values
[pic] 
3. Setup Constraints... → Set Values... [ Physical (Lines/Vias) rule set ]
[pic] 
[pic] 
4. Edit Properties
选择这两根信号
[pic] 
设定Net_Physical_Type = Diff_USB (命名由用户决定)
[pic] 
5. Setup Constraints... → Assignment Table... [ Physical (Lines/Vias) rule
set ]
[pic] 
6. OK. 完成后可以实现T/B 和Inner 各两种模式,Primary Mode 和Neck
Mode。大家可以试一下效果。
[pic] 

Allegro差分线的设定教程
本地下载

评论