首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 高速PCB线路串扰初探

高速PCB线路串扰初探

资料介绍
EDA

高速PCB线路串扰初探
发布日期:2009-3-8 11:19:43 文章来源:搜电 浏览次数: [pic]156
[pic][pic][pic]1、引言
   
串扰可以定义为来自邻近信号对某个信号通路的干扰。其耦合通路是以互容和互感为特
征的。在高速PCB线路中串扰会改变系统总线的传输性能,串扰会将噪声感应耦合到其他
的传输线上,会降低信号的完整性,导致噪声容限变小,过大的串扰会引电路的误触发
,导致系统无法正常工作。随着信号频率变高,信号上升、下降时间减小,PCB尺寸变小
,布线密度加大等,都使串扰越来越成为一个值得注意的问题。
2、串扰产生原理
   
高速PCB线路之间的串扰既可以是由互电感产生的磁场耦合引起的,也可以是由互电容产
生的电场耦合引起的。图1是两种耦合传输线串扰的模型,这里定义两个概念:近端串扰
和远端串扰,近端串扰是指在被干扰线上靠近干扰线驱动器的串扰,远端串扰是指被干
扰线上靠近干扰线接收端的串扰。
[pic] 
   
感性耦合是由于干扰源上的电流变化产生的磁场在被干扰对象上引起感应电压从而导致
的干扰。图1中线路ab上传输信号的磁场在线路cd上感应出电压,可以把干扰线看作变压
器的一次侧,把被干扰线看作变压器的二次侧,被干扰线产生的电流在近端负载电阻和
远端负载电阻中流动。由互感耦合引起的各点波形如图2(a)所示,图2中Tp为传输线的延
迟时间,Tr为驱动信号的上升时间。由图2(a)可知远端耦合产生一个负脉冲,其脉冲宽
度为Tr,近端耦合存2TP时间展开,其幅度不变,但它们耦合串扰的总面积相等。串扰耦
合总面积大小与LM(dIs/dt)、耦合长度成正比。
[pic] 
   
容性耦合是由于干扰源上的电压变化在被干扰对象上引起感应电流从而导致的干扰。由
互容耦合引起的各点波形如图2(b)所示,与互感耦合不同的地方是远端耦合为正脉
高速PCB线路串扰初探
本地下载

评论