首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于FPGA的高效灵活的数字正交下变频器设计

基于FPGA的高效灵活的数字正交下变频器设计

资料介绍
基于FPGA的高效灵活的数字正交下变频器设计

基于 FPGA 的高效灵活的数字正交下变频器设计
徐伟,王旭东

(南京航空航天大学电子信息工程学院 南京 210016)
摘要:数字正交下变频器(DDC)是数字接收机系统中的核心部件,其作用是将 ADC 数字
化后输出的高速的中频信号进行下变频、抽取降速、低通滤波,变为适合处理的基带信号。
本文给出了 DDC 各模块在 FPGA 中高效实现的方法,利用嵌入式逻辑分析仪,对系统加载
板卡后的实时运行结果进行了测试分析。
关键词:软件无线电;DDC;FPGA

FPGA design of a high-efficiency flexible

digital down converter
Xu Wei, Wang Xudong
Abstract: Digital Down Converter (DDC) is the core technology in software radio receiver
system. After converting down, speeding down and processed by low-pass filter, It change the
IF-Signal into baseband signal which is suitable for processing signal. This paper introduces a
simply and flexible method to realize each module of DDC i
标签:FPGA变频器
基于FPGA的高效灵活的数字正交下变频器设计
本地下载

评论

AbnerCheng· 2015-11-10 10:21:12
学习学习 也要使用