首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 高级vhdl设计.ppt

高级vhdl设计.ppt

资料介绍
采用VHDL进行高层次设计
使用VHDL进行
数字电路设计
高层次设计方法
ASIC技术的发展
电路系统设计方法
自定向下的设计流程
设计描述风格
ASIC技术的发展
由于所设计的系统的规模已从几十几百
门增加到几万几十万门,使得从前电子
工程师所熟悉的画电路图、真值表和卡
诺图的设计方法已经远远不能满足数字
系统的复杂性要求
ASIC技术的发展
高层次设计方法 ── HLD(High Level
──HLD
Design)是从八十年代末以来,最新专用
集成电路设计的、最先进的设计方法,
它为用户设计更大规模、更高水平、性
能优良的数字系统提供了可靠的保证
HLD符合目前
对电路的两个要求
Time to Market:对于通信领域来说,快
速推出市场需要的系统具有非常重要的
价值,HLD使得快速设计较大的芯片成
为可能。
SOC:目前对数子系统的需求是规模越
来越大,HLD非集成电路专业背景的通
信厂商设计大规模芯片提供了可能
设计技术的发展使得 HLD成为
可能
1,000,000 High Level Design
gates
1990’s

Synthesis
100,000
gates Gate Level Design
1980’s

Place & Route
1,000
gates Layout Design
1970’s
设计技术的发展使得 HLD成为
可能
采用最原始的版
高级vhdl设计.ppt
本地下载

评论