首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > MT-086:锁相环(PLL)基本原理.pdf

MT-086:锁相环(PLL)基本原理.pdf

资料介绍
MT-086:锁相环(PLL)基本原理.pdf
MT-086
指南

锁相环(PLL)基本原理


锁相环基本结构

锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器
可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的
输出高频信号等。

图1A显示了PLL的基本模型。PLL可以借助拉普拉斯变换理论,利用正向增益项G(s)和反
馈项H(s)来作为负反馈系统进行分析,如图1B所示。其适用负反馈系统的一般公式。

ERROR DETECTOR LOOP FILTER VCO




PHASE CHARGE
DETECTOR PUMP FEEDBACK DIVIDER FO = N FREF



(A) PLL MODEL




(B) STANDARD NEGATIVE FEEDBACK
CONTROL SYSTEM MODEL




图1:锁相环(PLL)基本模型

PLL的基本模块为误差检波器(由鉴频鉴相器和电荷泵组成)、环路滤波器、VCO和反馈分
频器。负反馈强制
标签:ADIPLL原理
MT-086:锁相环(PLL)基本原理.pdf
本地下载

评论