首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 无线/通信 > 采用带有收发器的全系列40-nm FPGA 和ASIC 实现创新设计

采用带有收发器的全系列40-nm FPGA 和ASIC 实现创新设计

资料介绍
人们对宽带服务的带宽要求越来越高,促使芯片供应商使用更多的高速串行收发器。因此,下一代应用采用了多种数据速率,从几Mbps 到数百Gbps,在一种设备中集成了多种协议和服务。以太网等迅速发展的标准以及对提高数据速率的需求使得高速收发器成为主要的性能判定依据。标准单元ASIC 和ASSP 不具有人们需要的灵活性,其成本和风险无法让用户及时实现技术创新。本文介绍带有收发器的全系列40-nm FPGA和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。
采用带有收发器的全系列 40-nm FPGA
和 ASIC 实现创新设计

WP-01078-1.4 白皮书




人们对宽带服务的带宽要求越来越高,促使芯片供应商使用更多的高速串行收发器。
因此,下一代应用采用了多种数据速率,从几 Mbps 到数百 Gbps,在一种设备中集成
了多种协议和服务。以太网等迅速发展的标准以及对提高数据速率的需求使得高速收
发器成为主要的性能判定依据。标准单元 ASIC 和 ASSP 不具有人们需要的灵活性,其
成本和风险无法让用户及时实现技术创新。本文介绍带有收发器的全系列 40-nm FPGA
和 ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。


引言
现代意义上的互联网虽然只经历了十几年的时间,却已经成为技术创新和带宽增长的
标签:AlteraFPGAASICStratixIV40nm收发器
采用带有收发器的全系列40-nm FPGA 和ASIC 实现创新设计
本地下载

评论