首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 通过ALTDLL及ALTDQ_DQS宏功能在Stratix III和Stratix IV器件中实现DDR和DDR2 SDRAM外部存储器接口

通过ALTDLL及ALTDQ_DQS宏功能在Stratix III和Stratix IV器件中实现DDR和DDR2 SDRAM外部存储器接口

资料介绍
本应用手册将介绍通过ALTDLL和ALTDQ_DQS宏功能使用Stratix® III和Stratix IV器件实现DDR或DDR2外部存储器接口的一些指导原则和FPGA设计流程。本应用手册还涉及了时序分析和板级约束的相关信息,您可以利用它们来对接口进行论证和验证。
Altera® Stratix III 和 Stratix IV 器件具有专用的DQS 电路支持DDR和DDR2 SDRAM接口。这些器件具有类似的输入/输出元件(IOE) 结构;因此,这两种器件都具有相同的外部存储器接口功能。
在本文中(除特别说明外),Stratix III器件的相关叙述同样适用于Stratix IV器件。
如欲了解Stratix III和Stratix IV器件中DDR和DDR2 SDRAM的最大时钟频率,详情见《AN 435:在Stratix III和Stratix IV器件中使用DDR和DDR2 SDRAM》的“导言”部分。
AN 565: 通过 ALTDLL 及 ALTDQ_DQS 宏功能在
Stratix III 和 Stratix IV 器件中实现
DDR 和 DDR2 SDRAM 外部存储器接口



导言
本应用手册将介绍通过 ALTDLL 和 ALTDQ_DQS 宏功能使用 Stratix III 和 Stratix IV 器件实现 DDR 或
DDR2 外部存储器接口的一些指导原则和 FPGA 设计流程。本应用手册还涉及了时序分析和板级约束的相
关信息,您可以利用它们来对接口进行论证和验证。

Altera Stratix III 和 Stratix IV 器件具有专用的 DQS 电路支持 DDR 和 DDR2 SDRAM 接口。这些器件
具有类似的输入/输出元件 (IOE) 结构;因此,这两种器件都具有相同的外部存储器接口功能。

在本文中(除特别说明外),Stratix III 器件的相关叙述同样适用于 Stratix IV 器件。

如欲了解 Stratix III 和 Stratix IV 器件中 DDR 和 DDR2 SDRAM 的最大时钟频率,详情见《AN 435:
在 Stratix
III 和 Stratix IV 器件中使用 DDR 和 DDR2 SDRAM》的“导言”部分。


背景
本部分与《AN 435:在 Stra
通过ALTDLL及ALTDQ_DQS宏功能在Stratix III和Stratix IV器件中实现DDR和DDR2 SDRAM外部存储器接口
本地下载

评论