首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > 【技术文章】测试高速ADC的模拟输入相位不平衡

【技术文章】测试高速ADC的模拟输入相位不平衡

资料介绍
作者:Rob Reeder
相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了
解这一参数有助于了解模拟输入网络设计中的权衡因素。
使用高速ADC(模数转换器)进行产品开发时,或者评估这些
器件以便用于设计时,必须注意ADC的输出谐波。ADC通常使
用差分输入,使共模噪声和失真降至最低,但只有在平衡和对
称的情况下,这些输入才能发挥最大效用。可以使用一个由两
个RF信号发生器和一个振荡器组成的测试系统, 来测量差分不
平衡对ADC输入的影响。
当ADC的差分模拟输入由于驱动错相而变得不平衡时,器件输
出中的偶次阶失真会提高。下面说明如何测量高速ADC的谐波
性能,以便了解差分不平衡的影响。
测试设置
测试设置(图1)使用两个RF信号发生器驱动2 MHz至300 MHz
频率范围的ADC模拟输入。必须使信号发生器的参考频率彼此
锁定,这样有助于限制相位随时间变化而发生的非预期漂移。
每个信号发生器的输出均通过一个低通滤波器,低通滤波器连
电缆应为同一类型并且长度相同。从信号发生器到分路器的电
测试高速 ADC 的模拟输 缆长度必须相同,这点很容易明白。分路器之后的电缆长度(连
接到ADC和示波器)容易忽略,也需要相同的长度以保护测量
入相位不平衡 结果。如果评估板上具有从连接点到ADC引脚的走线,则从分
路器到示波器也必须复制相同长度的走线。因此,考虑到走线
作者:Rob Reeder 差异,从分路器到示波器的电缆长度可能需要略有不同。同等
信号路径可确保您在示波器上查看的信号能够准确代表 ADC
相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了
模拟输入引脚上的信号。
解这一参数有助于了解模拟输入网络设计中的权衡因素。
标签:ADI高速ADC相位
【技术文章】测试高速ADC的模拟输入相位不平衡
本地下载

评论