首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > 【技术应用笔记】同步多个基于DDS的频率合成器AD9850,AD9851

【技术应用笔记】同步多个基于DDS的频率合成器AD9850,AD9851

资料介绍
简介
许多应用要求产生两个或更多具有已知相位关系(如正交)
的正弦波信号。ADI公司的AD9850和AD9851 DDS IC能够
提供这种信号。本应用笔记详细说明了如何使两个或更多
该器件同步,同时考虑了可能的相位误差源。
参考时钟(REF CLOCK)
成功同步多个AD9850/AD9851的首要要求是所有DDS的
REF CLK输入之间的相位误差必须达到最小。REF CLK边
沿之间的任何相位差异都会导致DDS输出处出现成比例的
相位差异。用户必须审慎考虑时钟分配在电路板PCB上的
布局,以确保REF CLK边沿同步(见图1)。
AN-587
应用笔记
One Technology Way P.O. Box 9106 Norwood, MA 02062-9106 电话:781/329-4700 传真:781/326-8703 www.analog.com




同步多个基于DDS的频率合成器AD9850/AD9851
作者:David Brandon,ADI




简介 AD9850/AD9851 REF CLK输入电路采用单端设计,因此,
许多应用要求产生两个或更多具有已知相位关系(如正交) REF CLK必须具有最小的输入抖动和较短的上升/下降时间
的正弦波信号。ADI公司的AD9850和AD9851 DDS IC能够 (建议5 ns以下)。REF CLK边沿上升时间较长会导致误差,
提供这种信号。本应用笔记详细说明了如何使两个或更多 因为输入电路的电压跳变点因器件不同而异。这些属性同
该器件同步,同时考虑了可能的相位误差源。
标签:ADIDDSAD9850
【技术应用笔记】同步多个基于DDS的频率合成器AD9850,AD9851
本地下载

评论