首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 使用串行逻辑分析工具进行PCI Express 2.0数字验证和调试

使用串行逻辑分析工具进行PCI Express 2.0数字验证和调试

资料介绍
本应用指南讨论了与PCIe 2.0调试和验证有关的挑战,重点介绍新增协议、ASPM及结合使用串行和并行逻辑分析工具实现系统级查看的能力。

应用指南


使用串行逻辑分析工具进行PCI Express 2.0
数字验证和调试
调试 PCIe2.0 的最棘手挑战,
主要包括活动状态电源管理和链路训练。




PCI Express (PCIe) 2.0 提高了性能并增强了电源管理 设计调试中一直面临着挑战, 在转向 PCIe 2.0. L1 时将继
功能,这些功能面向计算机、存储和通信市场。 主要的 续面临挑战,它也把链路置入电气空闲状态, 但要求链路
性能提高是其速度从 2.5Gb/s 提高到 5.0Gb/s。所有 两侧协商才能进入,退出电气空闲状态所需的时间较长。
PCIe 2.0 链路在最初都会初始化到 2.5Gb/s,然后再次 链路宽度降低允许链路向下训练链路宽度, 新的链路宽度
进入训练,把速度转换到 5.0Gb/s。 升高功能则允许链路在要求额外的带宽时训练回到原始的
链路宽度。最后,链路可以从 5.0Gb/s 训练回到 2.5Gb/s,
PCIe 2.0 还引入了新的活动状态电源管理(ASPM)方法,
以节约能耗。
以降低能耗。降低能耗的技术包括 L0s/L1 电源管理状
态、链路宽度降低及把速度从 5.0Gb/s 转回 2.5Gb/s。 本应用指南讨论了与PCIe 2.0调试和验证有关的挑战,重
L0s/L1电源管理状态通过把链路置入电气空
标签:TekTronixPCIExpress2.0
使用串行逻辑分析工具进行PCI Express 2.0数字验证和调试
本地下载

评论