首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > Verilog HDL 硬件描述语言 经典教程

Verilog HDL 硬件描述语言 经典教程

资料介绍
Verilog HDL 硬件描述语言 经典教程
第1章 简 介
本章介绍 Verilog HDL 语言的发展历史和它的主要能力。

1.1 什么是Verilog HDL?

Verilog HDL 是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的
数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之
间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构
组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模
语言。此外, Verilog HDL 语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设
计外部访问设计,包括模拟的具体控制和运行。
Verilog HDL 语言不仅定义了语法,而且对每个语法结构都定义了清晰的模拟、仿真语义。
因此,用这种语言编写的模型能够使用 Verilog仿真器进行验证。语言从 C编程语言中继承了多
种操作符和结构。 Verilog HDL 提供了扩展的建模能力,其中许多扩展最初很难理解。但是,
Verilog HDL 语言的核心子集非常易于学习和使用,这对大多数建模应用来说已经足够。当然 ,
完整的硬件描述语言足以对从最复杂的芯片到完整的电子系统进行描述。

1.2 历史

Verilog HDL 语言最初是于 1983年由 Gateway Design Automation 公司为其模拟器产品开
发的硬件建模语言。那时它只是一种专用语言。由于他们的模拟、仿真器产品的广泛使用,
Verilog HDL 作为一种便于使用且实
Verilog HDL 硬件描述语言 经典教程
本地下载

评论