首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 增量编译(数字逻辑综合)

增量编译(数字逻辑综合)

资料介绍
增量编译(数字逻辑综合)
笔者在学习增量编译时,发现网上相关的资料大多偏向一个点而不系统全
面, 且讲述方法一般默认对增量编译有一定了解。当然也可能是因为此功能不常
用的缘故 : )。同时笔者有做学习笔记的习惯,于是陆续花了两个月功夫,参考
了可以搜集到几乎所有资料,最终整理成文。
主要参考的权威资料如下,如果读者有兴趣,可以自行参阅。
01.采用 Quartus II 渐进式编译技术提高效能
02.Quartus II Incremental Compilation for Hierarchical and Team-Based Design
03.Best Practices for Incremental Compilation Partitions and Floorplan Assignments
04. Quartus II Design Series Optimization
05. Area, Timing, Power, and Compilation Time Optimization
06.QuartusII 在线帮助
这些资料都为 altera 官方资料,且他的成文方式是一位工程师写一段,造成
的结果是参考资料之间有大量的重复和顺序上的混乱,这个问题让我头痛了很
久。。。不过好在还是克服了。
笔者整理笔记的原则不是简单的翻译,而是追求系统、准确、通顺,故会截
取相当可观的英文原文。中文和英文的比例大致为 7:3。望想看全中文的朋友见
谅。
最后,由于我只是对增量编译进行了理论学习,虽然笔记最后有一个例子,
但这只是杯水车薪,极度缺乏相应的实践经验,希望有经验的工程师不惜赐教!
当然,也欢迎读者指出笔记的错误与欠缺!
增量编译(数字逻辑综合)
本地下载

评论