首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > DDR的原理和时序

DDR的原理和时序

资料介绍
DDR的原理和时序
http://www.hackhome.com/InfoView/Article_92586.html


DDR SDRAM 全称为 Double Data Rate SDRAM,中文名为“双倍数据流 SDRAM”。DDR
SDRAM 在原有的 SDRAM 的基础上改进而来。也正因为如此,DDR 能够凭借着转产成本
优势来打败昔日的对手 RDRAM,成为当今的主流。由于 SDRAM 的结构与操作在上文已有
详细阐述,所以本文只着重讲讲 DDR 的原理和 DDR SDRAM 相对于传统 SDRAM(又称
SDR SDRAM)的不同。




一、DDR 的基本原理
有很多文章都在探讨 DDR 的原理,但似乎也不得要领,甚至还带出一些错误的观点。
首先我们看看一张 DDR 正规的时序图。




DDR SDRAM 读操作时序图
从中可以发现它多了两个信号: CLK#与 DQS,CLK#与正常 CLK 时钟相位相反,形
成差分时钟信号。而数据的传输在 CLK 与 CLK#的交叉点进行,可见在 CLK 的上升与下降
沿(此时正好是 CLK#的上升沿)都有数据被触发,从而实现 DDR。在此,我们可以说通
过差分信号达到了 DDR 的目的,甚至讲 CLK#帮助了第二个数据的触发,但这只是对表面
现象的简单描述,从严格的定义上讲并不能这么说。之所以能实现 DDR,还要从其内部的
改进说起。
DDR 内存芯片的内部结构图,注意比较上文中 SDRAM 的结构图
这也是一颗 128Mbit 的内存芯片,标称规格也与前文的 SDRAM 一样为 32×4bit。从图
中可以看出来, 白色区域内与 SDRAM 的结构基本相同, 但请注意灰色区域,这是与 SDRAM
的不同之处。首
标签:DDR原理时序
DDR的原理和时序
本地下载

评论

jlyun2069· 2011-06-21 22:27:38
学习中
jeffreychen· 2011-01-04 18:48:15
為何都沒有稍為介紹的內容大意?