首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 机载嵌入式PCI总线硬件设计和软件测试

机载嵌入式PCI总线硬件设计和软件测试

资料介绍
嵌入式系统
获取更多权威电子资料 请登陆 www.eepw.com.cn




机载嵌入式 PCI 总线硬件设计和软件测

摘要:介绍机载嵌入式 PCI 总线硬件设计、软件测试方法。在分布式系统结
构设计具有典型性和实用性。内容充实,信息量大,工程实践性强。

关键词:PCI 总线 地址映射 主设备

PCI 总线起源于微型计算机,已经成为微型计算机事实上的总线标准。因
其众多的功能、强大的兼容性而独领风骚。为 PCI 局部总线设计的器件是针对
PCI 而 不是针对特定的 CPU 处理器,独立于处理器的升级。其目标是实现电流
尽可能小的系统,功耗低。软件透明,在和 PCI 设备之间通信时,软件驱动之
间使用相同 的命令集和状态定义。随着嵌入式计算机的发展,PCI 总线也越来
越多地被引入到嵌入式系统中。本文介绍在“十五”预研项目中实现嵌入式 PCI
总线的一些经 验体会,与大家切磋。

1 PCI 总线概述

PCI(Peripheral Component Interconnect)总线,即外设部件互
联总线。在 PCI 应用系统中,如果某设备取得了总线控制权,就称其为“主设备”
(master),而被主设备选中以进行通信的设备称为“从设备”(slave)。

系统信号包括复位信号 RST 和时钟信号 CLK。 仲裁信号有总线申请 REQ 和
总线授权信号 GNT。接口控制信号包括主设备启动 PCI 交易的 FRAME 信号、 主
设备的交易数据有效信号 IRDY 和目标完成本次数据交易的信号 TRDY 等。PCI
没有一般数据周期的读写信号,而是采用命令编码形式定义本次 PCI 周期 的读
写属性。每个 PCI 周期由主设备启动,在第一个时钟周期,AD[31..0]信号承
机载嵌入式PCI总线硬件设计和软件测试
本地下载

评论