首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于FPGA的直接数字频率合成器设计与实现

基于FPGA的直接数字频率合成器设计与实现

资料介绍
基于FPGA的直接数字频率合成器设计与实现
基于 FPGA 的直接数字频率合成器设计与实现 ・1 ・

文章编号 :1000 - 8829 (2004) 09 - 0001 - 02



基于 FPGA 的直接数字频率合成器设计与实现
De sign and Implementation of Direct Digital Frequency Synthe sizer Ba sed on FP GA


( 西北工业大学  365 研究所 ,陕西 西安  710072)  陈  铭 , 薛敏彪 ,胡永红 ,周  平


摘要 : 介绍了直接数字频率合成器的基本组成及设计原理 ,并对 冲就累加一个相位增量 ;
各组成部分进行了理论分析 , 给出了基于 FPG A 的具体设计方 量化器 : 将累加后的相位值合理地截短 ,转换为查找表的输
案及实现方法 。仿真结果表明 , 该设计简单合理 , 使用灵活方 入地址 ,从而有效地减少查找表的深度 ;
便 ,具有良好的性价比 ,可应用于各种数字接收系统 。 查找表 : 将相位地址与正弦值一一对应 ,输出所需的正弦信
关键词 : 直接数字频率合成器 (DDS) ;FPGA ;Modelsim
标签:FPGADDS设计实现
基于FPGA的直接数字频率合成器设计与实现
本地下载

评论

qianghong· 2010-01-13 10:45:06
嗯,挺好的,多谢!