资料介绍
DSP/FPGA
VHDL上机手册(基于Xilinx ISE & ModelSim)
发布日期:2009-3-22 10:54:17 文章来源:搜电 浏览次数: [pic]609
[pic][pic][pic]1 ISE 软件的运行及ModelSim 的配置
2 创建一个新工程
3 创建一个VHDL源文件框架
4 利用计数器模板向导生成设计
*5 仿真
6 创建Testbench波形源文件
7 设置输入仿真波形
*8 调用ModelSim 进行仿真简介
9 调用ModelSim 进行行为仿真(Simulate Behavioral Model)
10 转换后仿真(Simulate Pose-Translate VHDL Model)
11 调用ModelSim 进行映射后仿真(Simulate Post-Map VHDL Model)
12 布局布线后的仿真( Simulate Post-Place&Route VHDL Model)
1. ISE 软件的运行及ModelSim 的配置
单击“开始->程序->Xilinx ISE6->Project Navigator”,进入ISE 软件。
为了能够使用ModelSim 进行仿真,选择菜单Edit-
>Preferences…,选择选项卡Partner Tools,出现界面如图1 所示。单击按钮[pic]
找出ModelSim.exe 文件,单击“确定”。需要注意的是这方面的设置与以前ISE
版本不同,在ISE4.2 中设置是这样的。但在ISE5.1 以及ISE5.2
中是指定ModelSim.exe 文件所在的目录,而ISE6.1 的设置与ISE4.2
的设置相同。单击“确定”关闭该窗口,关闭ISE(这一步非常重要,否则可能不能在ISE
中调用ModelSim 进行仿真),再重新进