首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > PCB设计的ESD抑止准则

PCB设计的ESD抑止准则

资料介绍
EDA/PLD

PCB设计的ESD抑止准则
发布日期:2008-5-10 18:47:36 文章来源:搜电 浏览次数: [pic]520
[pic][pic][pic]         
PCB布线是ESD防护的一个关键要素,合理的PCB设计可以减少故障检查及返工所带来的不
必要成本。在PCB设计中,由于采用了瞬态电压抑止器(TVS)二极管来抑止因ESD放电产生
的直接电荷注入,因此PCB设计中更重要的是克服放电电流产生的电磁干扰(EMI)电磁场
效应。本文将提供可以优化ESD防护的PCB设计准则。
    
    [pic]
    
    电路环路
    电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流
的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强
的电流。因此,必须减少环路面积。
    
    最常见的环路如图1所示,由电源和地线所形成。在可能的条件下,可以采用具
有电源及接地层的多层PCB设计。多层电路板不仅将电源和接地间的回路面积减到最小,
而且也减小了ESD脉冲产生的高频EMI电磁场。
    
     [pic]
    
    如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图2所示的
网格状。网格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方
向上过孔连接间隔应该在6厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也
可以降低环路面积,如图3所示。
    
    [pic]
    
    减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图4。

    
    [pic]
    
PCB设计的ESD抑止准则
本地下载

评论