首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > Allegro 15.x 自动绕线功能介绍

Allegro 15.x 自动绕线功能介绍

资料介绍
EDA/PLD

Allegro 15.x 自动绕线功能介绍
发布日期:2009-3-6 21:55:14 文章来源:搜电 浏览次数: [pic]123
[pic][pic][pic]  
随着高速PCB布线的普及,只是布线的连通已经不能达到高速PCB设计的要求,布线长度
要求是高速PCB会涉及到的一个基本问题。那怎样在实际PCB布线中完成这些呢?本文档
将介绍Allegro自动及交互绕线的两种方法,具体请见下面内容。
一、 设定好相关参数后通过Specctra进行自动绕线;
具体命令在菜单:Route>Elongation by pick,见下图:
[pic] 
操作步骤:
1,给需要绕线的Net设定长度规则
   
关于Net等长设定这里不再做作详细介绍,如果对这部分有疑问请参考help相关文档。
    我们这里举一个比较简单的例子,对一个只有一对Pin
Pair的网络设定一个绝对长度,可以使用Edit-
Properties,对一个Net进行定义,添加Propgation_Delay设定,值为:L:S:1500:1600
,这个定义意思为给所选Net一个走线长度限制,范围为1500mil到1600mil之间,
见下图:
[pic] 
设定好了,点击OK推出即可。
可以用Show Element来检查一下设定是否OK,见下图:
[pic] 
2,开启长度检查开关
点击菜单Setup>Constraints或者直接点击工具菜单[pic] ,
出现窗体:
[pic] 
点击Electrical constraint sets…
[pic] 
把Propagation delay和Relative Propagation delay的状态设为On
3,点击菜单自动绕线
点击菜单Route>Elongation by
pick,然后直接点击右键在弹出菜单中选择Setup进行参数设
Allegro 15.x 自动绕线功能介绍
本地下载

评论