首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 关于Crosstalk 对Timing 的影响设计分析

关于Crosstalk 对Timing 的影响设计分析

资料介绍
EDA

关于Crosstalk 对Timing 的影响设计分析
发布日期:2009-3-8 10:55:42 文章来源:搜电 浏览次数: [pic]93
[pic][pic][pic]如图所示原文说明如下:
The reason for this is that a change in current in a conductor induces a
opposite change in current in an adjacent conductor. So, when the bits
other, and cause the bits totch faster. When the bits alltch in the same
direction, the magnetic fields interfere with each other and cause the bits
totch slower.
[pic] 
请问:
在奇模式(Odd Mode)时,由于D0 和D2 信号产生的磁场互相加强,为什么会使得D1
的信号上升沿变快?
相反,在偶模式(Even Mode)时,D0 和D2
信号产生的磁场互相干涉(减弱),为什么使得D1 的信号上升沿变慢?
    我觉得不能说是Odd Mode
上升沿变快,而应该是传输延时较小。这幅图肯定是对于Micro_strip
仿真的结果,在微带线中不同电流方向会造成等效介电常数变化(介于FR4
和空气之间),odd mode
时等效节电常数较小,速度较快,所以传输延时减小。如果察看整个波形的话,比较10
%-90%的时间(上升时间),不会有太大变化。
    对于Stripline
来说,介质始终是均匀的,其速度不会变化,所以不会有上图的结果。相反,如果耦合
的较强的情况下,由于even mode 下,其等效阻抗:Sq
关于Crosstalk 对Timing 的影响设计分析
本地下载

评论