首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 基于PLD的嵌入式系统外存模块设计

基于PLD的嵌入式系统外存模块设计

资料介绍
嵌入式系统论文

基于PLD的嵌入式系统外存模块设计
摘要:以MCS-
96系列单片机为例,介绍了一种采用可编程逻辑器件(PLD)的存储器模块的设计方案,该
模块包含了Flash闪存和RAM。提出了一种方便的存储器扩展方法,该方法有效地解决了
嵌入式系统尤其是数据采集、存储等系统中存在的存储空间不足问题。该方案具有通用
性强、读写控制简单等特点,具有很强的实用性。
    关键词:PLD 存储器 RAM 单片机 闪存
在嵌入式系统中,由于设计成本和体积等因素的限制,往往会使CPU(包括DSP、单片
机等)存在地址空间不足的问题。很多文献(如参考文献[1]都有相关的存储器扩展方法
的介绍,
目前已有的方法通常是借助于CPU的I/0接口产生片选或者高位地址信号,利用这些信号
将内存分页,但当页间跳转时将给程序设计带来不便。对于没有内部存储器并且采用统
一编址的CPU,如80C196KC20[1],这种页间切换将造成CPU无法继续执行当前程序而产
生错误(见图1)。在CPU执行页面切换操作后,本应该继续执行页面1的指令,可是却错误
地执行了页面2中的相应指令,这种结果不是所需要的。因此寻找一个有效的存储器扩展
方法是实际应用中亟待解决的问题。
1 存储器扩展方法解决方案
在对MCS-
96系列单片机的使用中发现,64K字节的存储空间用来存放程序能满足绝大多数的使用需
求(通常用户的应用程序不到10K字节),但如果使用其进行数据存储控制,则会带来存储
空间上的严重不足。通过对实际应用的统计分析发现,在很多情况下,数据的
存取仅限于顺序的连续操作。利用这个特点,可以对数据存储空间进行简化设计,具
体的说就是通过对同一个地址连续读或者连续写来进行批量数据的存取,从而节省地址
空间。在16位CPU中,可以将任何一段64K字(2的16次方)的存储空间映射到两个地址(一
个作为读取的
基于PLD的嵌入式系统外存模块设计
本地下载

评论