首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 低功耗模拟前端电路设计

低功耗模拟前端电路设计

资料介绍
模拟技术论文

低功耗模拟前端电路设计
超低功耗、高集成的模拟前端芯片MAX5865是针对便携式通信设备例如手机、P
DA、WLAN以及3G无线终端而设计的,芯片内部集成了双路8位接收ADC和双
路10位发送DAC,可在40Msps转换速率下提供超低功耗与更高的动态性能。
芯片中的ADC模拟输入放大器为全差分结构,可以接受1VP-P满量程信号;而D
AC模拟输出则是全差分信号,在1.4V共模电压下的满量程输出范围为400mV
。利用兼容于SPITM和MICROWIRETM的3线串行接口可对工作模式进行
控制,并可进行电源管理,同时可以选择关断、空闲、待机、发送、接收及收发模式。
通过3线串口将器件配置为发送、接收或收发模式,可使MAX5865工作在FDD
或TDD系统。在TDD模式下,接收与发送DAC可以共用数字总线,并可将数字I
/O的数目减少到一组10位并行多路复用总线;而在FDD模式下,MAX5865
的数字I/O可以被配置为18位并行多路复用总线,以满足双8位ADC与双10位
DAC的需要。

1 MAX5865的工作原理
图1所示为MAX5865内部结构原理框图,其中,ADC采用七级、全差分、流
水线结构,可以在低功耗下进行高速转换。每半个时钟周期对输入信号进行一次采样。
包括输出锁存延时在内,通道I的总延迟时间为5个时钟周期,而通道Q则为5.5个
时钟周期,图2给出了ADC时钟、模拟输入以及相应输出数据之间的时序关系。AD
C的满量程模拟输入范围为VREF,共模输入范围为VDD/2±0.2V。VREF
为VREFP与VREFN之差。由于MAX5865中的ADC前端带有宽带T/H
放大器,因此,ADC能够跟踪并采样/保持高频模拟输入>奈魁斯特频率。使用时
可以通过差分方式或单端方式驱动两路ADC输入IA+ QA+
IA-与QA-。为了获得最佳性能,应该使
低功耗模拟前端电路设计
本地下载

评论