首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 高速ADC:防止前端冲突

高速ADC:防止前端冲突

资料介绍
模拟技术论文

高速ADC:防止前端冲突
末端应用中的趋势表明:OEM们仍在追求更高的速度和分辨率以及更低的失真、损耗及更
小的尺寸和更低成本。但转换器设计者并没有为满足客户的这些需求开发出全新的架构
,实际上也很少有设计者这么做。相反,现有架构的发展已经远远超出了其发明者的想
象,继续在 IC 业的一个竞争非常激烈的领域中快速发展。
  趋势
  这种发展一直是很迅速的。例如,在
EDN杂志的最近一次高速ADC调查中,正在出售的最快速12比特转换器是Analog
Devices公司的 AD9433(参考文献 1)。AD9433
运行速度是125MS/s,功率是1.25W,带宽是 750MHz。而在我们目前的调查中,至少有
5 家制造商已在提供速度范围在 125MS/s ~
1GS/s的器件,分辨率与速度有关,为8比特~14比特。
  前次调查情况是,最快的转换器多数是建立在基于
SAR(逐次逼近寄存器)的架构或流水线架构上的。长期以来一直是大学研究课题的高速
Δ-Σ结构,正开始填补SAR 在商用市场中留下的空白。
  随着厂商以迅猛的速度“争当第一”,产品推出的速度似乎正在加快。糟糕的是,在
产品发布后的几个季度,厂商提供的只是一些初步的数据表。初步的数据表并非只有坏
处。实际上,它们帮助 IC
制造商和早期采用产品的客户更快地开始合作。但是,有些数据表有多个修订版(有时
多达 8 个以上),使人们在获得 IC 样品时,很难以无差错的方式来做设计。
  另一方面,与过去几年相比,制造商们时常玩的规格游戏不那么流行了,至少不那
么明显了。多
高速ADC:防止前端冲突
本地下载

评论