首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > Xilinx Foundation F3.1的结构及设计流程

Xilinx Foundation F3.1的结构及设计流程

资料介绍
EDAPLD论文

Xilinx Foundation F3.1的结构及设计流程
摘要:介绍了Xilinx Foundation
F3.1可编程器件开发工具软件的组成和功能,同时介绍了该软件工具中设计入口工具和
设计实现工具的主要功能和使用特点。给出了一个用Xilinx Foundation F3.1
开发设计FPGA器件的流程图。
    关键词:软件;工具;编程;开发设计
Xilinx Foundation
F3.1是Xilinx公司主要的可编程器件开发工具,它可用来开发Xilinx
公司的Spar-tan Virtex XC3000 XC4000
XC5200
系列的FPGA芯片和XC9500系列的CPLD芯片。该平台功能强大,主要用于
百万逻辑门级的设计和1Gb/s的高速通信内核的设计。利用该系统可完成从设计构
想到比特流下载的全部过程。该平台以工程管理器为主界面,同时集成了Xilinx
公司以及其他公司的一些优秀软件。

1 组成和功能
该系统由设计入口工具、设计实现工具、设计验证工具三大部分构成。设计入口工具
包括原理图编辑器、有限状态机编辑器、硬件描述语言(HDL)编辑器、LogiB
LOX模块生成器、Xilinx内核生成器等软件。其功能是:接收各种图形或文字
的设计输入,并最终生成网络表文件。设计实现工具包括流程引擎、限制编辑器、基片
规划器、FPGA编辑器、FPGA写入器等软件。设计实现工具用于将网络表转化为
配置比特流,并下载到器件。设计验证工具包括功能和时序仿真器、静态时序分析器等
,可用来对设计中的逻辑关系及输出结果进行检验,并详尽分析各个时序限制的满足情
况。

2 设计入口工具的使用
该系统设计入口工具中的内核产生器是设计入
标签:XilinxFoundationF3.1
Xilinx Foundation F3.1的结构及设计流程
本地下载

评论