首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 高速数据采集系统中高速缓存与海量缓存的实现

高速数据采集系统中高速缓存与海量缓存的实现

资料介绍
存储器论文

高速数据采集系统中高速缓存与海量缓存的实现
摘要:探讨了高速数据采集系统中高速采样缓存的重要性和实现途径,阐述了基于ADSP
-21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构,给出了采用FPGA实
现通道复用和采样数据预处理,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次
采样数据经AD-21065L倒入SDRAM存储的实现方法。
    关键词:高速数据采集;高速缓存;海量缓存;DSP;FPGA
1 引言
高速数据采集系统目前已在雷达、声纳、软件无线电、瞬态信号测试等领域得到广泛
应用。它的关键技术是高速ADC技术、数据存储与传输技术和抗干扰技术。本文在分
析了高速多通道数据采集系统中存储子系统的性能要求和设计方案的基础上,提出了高
速缓存和海量缓存方案,并将该方案成功地应用于DSP多通道超声信号采集与处理系
统中。
对高速多通道采样数据存储的性能要求:一是高速性,现在高速数据采集中所用的A
DC已达到几十甚至几百MSPS的水平,这就要求采样数据存储器的速度也要与之匹
配,也就是采用高速缓存;二是大容量,其原因是多通道高速数据采集会产生巨大的数
据流。一个4通道40MHz采样率16位精度数据采集板并行采样0.1s将产生3
2MB的数据量,所以,通常需要海量缓存来存储采样数据。

2 高速缓存的实现
通常构成高速缓存的方案有三种:
第一种是FIFO(先进先出)方式。FIFO存储器就象数据管道一样,数据从管
道的一头流入、从另一头流出,先进入的数据先流出。FIFO具有两套数据线而无地
址线,可在其一端写操作而在另一端读操作,数据在其中顺序移动,因而能够达到很高
的传输速度和效率,且由于省去了地址线而有利于PCB板布线。缺点是只能顺序读写
数据,因而显得比较呆板,而且大容量的高速FIFO非常昂贵;
第二种是双口RAM
高速数据采集系统中高速缓存与海量缓存的实现
本地下载

评论