首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > ADC与缓冲器

ADC与缓冲器

资料介绍
ADC与缓冲器
为系统选择最佳的缓冲器与 ADC 组合



为系统选择最佳的缓冲器与 ADC 组合
Walter Sangalli, Maxim Integrated Products

自七十年代中期以来,模数转换器(ADC)的结构与集成工艺有了较大进展,性能得到
较大改善,其中包括:高转换速率、高分辨率、低失真以及开关电容输入结构、单电源工作
等。从而使设计人员在为特定的 ADC 选择驱动放大器(或缓冲器)时,必须考虑阻抗匹配、
电荷注入、噪声抑制、输出精度和输出驱动能力等诸多因素。
噪声、失真对性能的影响
理想情况下,运放信号源应该对 ADC 误差不产生额外的贡献。为避免额外的噪声引入系
统,信号源信/噪比(SNR)应优于 ADC 的理论上限。而新一代运算放大器的噪声特性均远优
于 12 位,并且优于 16 位噪声特性的器件也不难找到,因此,这一要求很容易满足。另外,
失真同样会降低动态特性,这种影响可以通过选择适当的放大器加以补偿,具体选择时,需
保证放大器的失真远低于转换器的总谐波失真(THD) 。例如 MAX195 为 16 位逐次逼近型 ADC,
其 THD 为-97dB(0.0014%) ,而 MAX4256 的信噪比加失真(SINAD)可达-115dB。这样高的性
能允许采用同相输入、并且工作于单电源的运算放大器 MAX4256 作为 16 位 ADC 的驱动放大。
带宽和建立时间
对于驱动放大器的速度要求,应使其建立时间与 ADC 的采样时间相匹配。也就是说,只
有当 ADC 采样输入信号的时间间隔大于最差情况下放大器的建立时间时,才能保证
标签:ADC缓冲器
ADC与缓冲器
本地下载

评论