首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 常用文档 > 一种新型多DSP并行处理结构

一种新型多DSP并行处理结构

资料介绍
一种新型多DSP并行处理结构

一种新型多DSP并行处理结构
摘要:提出了一种由6片ADSP-
21161构成的新型的多DSP并行处理结构,它具有运算能力强、I/O带宽宽、通信手段多样
、能灵活地改变拓扑结构、可扩展性和通用性强等特点,并且以此并行计算结构为核心
设计实现了通用高速实时雷达信号处理系统。
    关键词:多DSP 并行计算 实时信号处理
传统的雷达信号处理系统的设计是根据具体的需求确定算法流程以及硬件结构的。这
导致了系统升级的困难加大。当信号处理的内容改变、要求处理的数据量加大、改进处
理算法时,必须对整个系统进行重新设计。
利用软件无线电的原理,可以构建通用的硬件平台,辅之以必要的软件系统,能实现
各种信号处理功能。
本结构采用高速浮点DSP(ADSP-21161N)。ADSP-
21161集成了一个性能优良的浮点DSP核和丰富的在片功能,并且提供了实用可靠的多处
理器互联及并行处理的方式。以六片ADSP-
21161N构成的多处理器结构具有强大的处理能力,可以完成各种高速实时信号处理功能

实时信号处理要求巨大的计算量与超高速的计算速度,而现在的单片DSP很难满足要
求,因此必须采用合理的多DSP并行计算结构。雷达信号处理的特点要求处理结点具有大
的I/O带宽,以实现高数据吞吐能力,通用的系统还必须支持多种算法,因此应能根据不
同并行算法的要求灵活地改变多DSP并行计算的拓扑结构,并提供方便多样的相互通信手
段。

图1

1 ADSP-21161N芯片简介
ADSP-
21161N是美国ADI公司近斯推出的功能强大的32bit浮点DSP芯片,采用超级哈佛结构,拥
有多条内部总线、高速运算单元、大容量存储器、灵活多样的外部接口。它的核心工作
频率可达100MHz,外部总线工作频率可达50MHz。由于其内部包括两组处理单元,每组又
运用三级流水线结构进
标签:DSP并行处理
一种新型多DSP并行处理结构
本地下载

评论