首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 无线/通信 > 高速网路接口的高速缓存技术及其实现

高速网路接口的高速缓存技术及其实现

资料介绍
简要介绍了先入先出(FIFO)存储器的工作原理,详细剖析了在实际大型路由器研发中使用的高速大容量缓存机制及其设计方法,并给出了关键部分的时序仿真结果.
高速网路接口的高速缓存技术及其实现

张兴明,沈军
(国家数字交换系统工程技术研究中心,河南郑州450002)


摘要: 简要介绍了先入先出(FIFO)存储器的工作原理,详细剖析了在实际大型路由器研发中
使用的高速大容量缓存机制及其设计方法,并给出了关键部分的时序仿真结果。
关键词:先入先出存储器缓存队列现场可编程门阵列 网络服务质量


随着各种应用需求的增长,网络流量呈现不断扩大 FIFO的基本单元是寄存器,其存储能力由其内部定
的趋势,各种应用于高速网络的专用集成电路层出不 义的存储寄存器的数量决定,并以‘深度x宽度’的形
穷,网络数据处理速率已经上升到Gbps量级。本文介绍 式来说明所采用的基本结构,如图2所示。
的大容量缓存及其实现技术应用于国家863重大课题 1

“可扩展到T比特的高性能IPv4/v6路由器基础平台及
高速网路接口的高速缓存技术及其实现
本地下载

评论