首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > 基于功耗限制的CMOS低噪声放大器最优化设计

基于功耗限制的CMOS低噪声放大器最优化设计

资料介绍
分析了进行功耗限制条件下怎样得到低噪声放大器的最优噪声,并就阻抗匹配及小信号电压增益进行了详细讨论.介绍了采用0.25μm CMOS工艺设计的工作在2.4GHz频率下的全集成低噪声放大器.模拟结果表明,在2.4GHz工作频率下,低噪声放大器的功耗为16mW,正向增益S21可达15dB,反射参数S11、S22分别小于-23dB和-20dB,噪声系数NF为2.7dB,三阶互调点IIP3为-0.5dB.


基于功耗限制的CMoS豫嗓声孜大貉最优了匕设计枣
徐跃
(南京邮电大学光电工程学院,江苏南京210003)

摘 要:分析了进行功耗限制条件下怎样得到低噪声放大器的最优噪声,并就阻抗匹配及小信号
电压增益进行了详细讨论。介绍了采用O.25斗m CMOS工艺设计的工作在2.4GHz频率下的全集成低噪
声放大器。模拟结果表明,在2.4GHz工作频率下,低噪声放大器的功耗为16mW,正向增益S2l可达
15dB,反射参数S11、S22分别小于一23dB和一20dB,噪声系数NF为2.7dB,三阶互调点IIP3为一O.5dB。
关键词:低噪声放大器功耗限制噪声系数阻抗匹配

在无线射频接收机中,射频信号要经过诸如滤波 镜像频率的干扰。基于低噪声放大器的上述四方面要求,
器、低噪声放大器及中频放大器等单元模块进行传输。 本文从功耗限制下的噪声最优化、阻抗匹配及小信号增
由于每个单元都有固有噪声,从而造成输出信噪比变 益方面出发,详细讨论低噪声放大器的设计方法,并采用
差。采用多级级联的系统,前面几级的噪声系数对系统 0.25斗mCMOS工艺设计一种工作在2.4GHz频率下、可应
影响最大。为了降低整个系统的噪声系数,必须降低
基于功耗限制的CMOS低噪声放大器最优化设计
本地下载

评论