首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 基于CPCI总线多DSP系统的高速主机接口设计

基于CPCI总线多DSP系统的高速主机接口设计

资料介绍
CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加载程序,进行调试和监控工作;另外还能在主机和DSP系统间完成高速数据传输工作.本文结合一个已经成功应用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并给出了逻辑框图.利用PLX公司的PCI9656接口芯片,FPGA提供了高达90MB/s的主机访问DSP和SDRAM的速度.


嵌蕊妓蒂鼬鲥捌k删吲

基于CPCI总线多DSP系统的高速主机接口设计
张骋,蔡惠智,何国建
(中国科学院声学研究所,北京100080)

摘要:CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加裁程序,进行
调试和监控工作;另外还能在主机和DSP系统问完成高速数据传输工作。本文结合一个已经成功应
用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并蛤出了逻辑框图。利用PL)【公司的
PCI9656接口芯片,FPGA提供了高迭90MB,s的主机访问DsP和SDRAM的速度。
关键词:CPCI总线n,GA DSP SDRAM Cache



High―speed host interface design“multi―DSP system based on CPCI


ZHANG Ch8Ilg,CAI Hlli珊,HE Guo Ji加

基于CPCI总线多DSP系统的高速主机接口设计
本地下载

评论

EEPW网友· 2009-05-13 13:38:39
芝麻开门