首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 在Altera器件开发中提高VHDL的综合质量

在Altera器件开发中提高VHDL的综合质量

资料介绍
不错的资料,与大家分享
希望以后大家能够把好的资料分享,共同进步!

在PLD开发中提高VHDL的综合质量
 
摘 要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus
II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的
几点经验。

关键词:电子设计自动化 可编程逻辑器件 硬件描述语言 逻辑综合

引 言
  随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design
Automation)和可编程逻辑器件PLD(Programmable Logic
Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必
须掌握的基本技能。先进的EDA工具已经从传统的自下而上的设计方法改变为自顶向下的
设计方法,以硬件描述语言HDL(Hardware Description
Language)来描述系统级设计,并支持系统仿真和高层综合。ASIC(Application
Specific Integrated
Circuit)的设计与制造,电子工程师在实验室就可以完成,这都得益于PLD器件的出现
及功能强大的EDA软件的支持。现在应用最广泛的高密度PLD器件主要是现场可编程门阵
列FPGA(Field Programmable Gate Array)和复杂可编程逻辑器件CPLD(Complex
Programmable Logic Device)。
  EDA软件方面,大体可以分为两类:
  ① PLD器件厂商提供的EDA工具。较著名的如:Altera公司的 Max+plus
II和Quartus II、Xilinx公司的Foundation Series、Latice-Vantis公司的ispEXERT
System。
  ②
第三方专业软件公司提供的EDA工具。常用的综合工具软
在Altera器件开发中提高VHDL的综合质量
本地下载

评论