首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 嵌入式系统 > 采用高性能时序帮助电路板设计人员工作

采用高性能时序帮助电路板设计人员工作

资料介绍
大部分电路板设计人员知道时钟组件选择并不简单。好在设计并提供时序组件的大公司认识到客户面临的这一问题,提供工具支持设计人员迅速完成时钟树,并不要求设计人员是模拟设计PhD。让我们看一下目前选择并设计时钟组件所需要处理的某些问题,讨论完成每一项工作需要哪些帮助。在电路板设计流程中,时钟提供服务功能以满足体系结构构建模块的要求。在选择这些体系结构组件之前,还无法确定所有的时钟规范。注意,某些复杂的通信系统的确解决了体系结构的一些时序功能问题,例如,网络同步等。选择了体系结构单元后,电路板设计人员应注意电源、面积和气流要求。增加连接器、面板开关和LED等关键布局组件。这通常导致只给逻辑单元、电源供电和时钟等服务组件留下了很小的电路板面积、电源和成本预算。
标签:电路板LEDIDTPLL
采用高性能时序帮助电路板设计人员工作
本地下载

评论