首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 模拟IC/电源 > MT-013:评估高速DAC性能

MT-013:评估高速DAC性能

资料介绍
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字
信号则需要利用更精密、更昂贵的字发生器来产生。
评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散动态范围(SFDR)和信噪比(SNR)。本文首先讨论时域指标,然后讨论频域指标。
MT-013
指南

评估高速DAC性能

作者:Walt Kester

简介

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接
研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信
号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字
信号则需要利用更精密、更昂贵的字发生器来产生。

评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散
动态范围(SFDR)和信噪比(SNR)。本文首先讨论时域指标,然后讨论频域指标。

DAC建立时间

根据应用的不同,DAC的精确建立时间可能重要,也可能不重要。但对于显示器所用的高
速DAC,由于高分辨率监视器的像素率非常高,该参数特别重要。DAC必须能够在5%到
10%的像素间隔时间内,从全0(黑色电平)变化到全1,这个时间可能相当短。例如,即使
是相对常见的1024 × 768、60 Hz刷新率监视器,其像素间隔时间也只有大约16 ns,这意味
着DAC需要在不到2 ns的时间内建立到至少8位精度(对于8位系统)。

满量程建立时间的基本定义如图1所示。该定义与运算放大器建立时间的定义非常相似。
注意,建立时间可以通过两种受到认可的方式加以定义。较传统的定义是输出建立所需的
时间,额定误差带相对于DAC数据选通脉
标签:DAC高速性能评估
MT-013:评估高速DAC性能
本地下载

评论