首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 元件与制造 > 如何为高性能模拟-数字转换器设计变压器耦合型前端

如何为高性能模拟-数字转换器设计变压器耦合型前端

资料介绍
采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系统,其设计一直被证明是一项具有挑战性的任务。而变压器的采用则使得这一任务变得更为困难,因为变压器存在固有的非线性,这些非线性特性会造成性能难以达到标准。本文就高速分级比较(sub-ranging)ADC 采用变压器耦合前端设计时应该注意的问题进行了分类说明。
如何为高性能模拟- 3 次谐波)却会上升。

变压器参数
数字 转 换器设计变压器 变压器可以被简单地视为一种带通滤波器。

耦合型前端 插入损耗,表示变压器在特定的频率上的损耗量,是一个变压
器的数据表中最为常见的量度指标参数,但它不应该成为设计
作者:Rob Reeder,Salina Downing 中唯一考虑的指标。

回波损耗是指变压器的次级端接时其原级一侧所看到的变压
前言
器。例如,理想的 1:2 阻抗变换器在次级端接有 100 阻抗时,
采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系 在原级所反映出来的阻抗为 50。不过,这并不总是成立,因
统,其设计一直被证明是一项具有挑战性的任务。而变压器的 为原边所反映出的阻抗将随着频率的变化而变化。随着阻抗比
采用则使得这一任务变得更为困难,因为变压器存在固有的非 的增加,回波损耗也会发生相应的变化。
线性,这些非线性特性
如何为高性能模拟-数字转换器设计变压器耦合型前端
本地下载

评论