首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 元件与制造 > 高速ADC供电指南

高速ADC供电指南

资料介绍
为使高速模数转换器发挥最高性能,必须为其提供干净的直流电源。高噪声电源会导致信噪比(SNR)下降和/或ADC输出中出现不良的杂散成分。本文将介绍有关ADC电源域和灵敏度的背景知识,并讨论为高速ADC供电的基本原则。
高速 ADC 供电指南
作者:Michael Cobb

简介
为使高速模数转换器发挥最高性能,必须为其提供干净的直
流电源。高噪声电源会导致信噪比(SNR)下降和/或 ADC 输出
中出现不良的杂散成分。本文将介绍有关 ADC 电源域和灵敏
度的背景知识,并讨论为高速 ADC 供电的基本原则。

模拟电源和数字电源
当今的大部分高速模数转换器至少都有两个电源域:模拟电
源 (AVDD) 和数字与输出驱动器电源 (DRVDD) 。一些转换器 图 1. 典型 ADC 电源抑制比与频率的关系
还有一个附加模拟电源,通常应作为本文所讨论的额外 利用此 PSRR 信息,设计人员可以确定为了防止噪声损害转
AVDD 电源来处理。转换器的模拟电源和数字电源是分离 换器的性能,电源所容许的纹波水平。例如,如果一个电源
的,以防数字开关噪声(特别是输出驱动器产生的噪声)干 在 500kHz 时具有 5mVp-p 的纹波,则从下面的 PSRR 图可
扰器件模拟端的模拟采样和处理。根据采样信号的不同,此 知,转换器在此频率提供大约 58dB 的抑制。转换器的满量程
数字输出开关噪声可能包含显著的频率成分,如果此噪声返 为 2Vp-p,因此原始 5mV 信号比输入满量程低 52dB。此信号
回器件的模拟或时钟输入端,或者通过电源返回芯片的模拟 将进一步衰减 58dB,从而比转换器的满量程功率低 110dB。
端,则噪声和杂散性能会很容易受其影响而降低。 这样,设计人员就能使用转换器的 PSRR 数据来确定在给定
对于大多数高速模数转换器,建议将两个独立的电源分别用 频率下转换器电源的容许纹波。如果转换器的电源在已知频
于 AVDD 和 DRVD
标签:高速供电ADC
高速ADC供电指南
本地下载

评论