首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 利用Cadence进行板级设计的流程

利用Cadence进行板级设计的流程

资料介绍
利用Cadence进行板级设计的流程利用 Cadence 进行板级设计的流程及 注意事项
光电通讯网出品

光电通讯网 www.oecomm.com 丰富的开发资源 丰富的技术交流 硬件设计者的网上家园

2004-7-2

光电通讯网

www.oecomm.com

主要内容




新项目的建立 项目文件的目录结构 利用Part Developer进行原理图库的开发 及注意事项 原理图绘制中的注意事项 总结Cadence中Library-Cell-View的层次 结构

光电通讯网

www.oecomm.com

新项目的建立








项目管理器Project Manager/库开发工具 Library explorer Project name : 项目名只能用小写字母和下 划线 当project name_lib与standard有一个或两个 都没出现时,可能是输入的项目名或指定的 路径不是一个新的,返回上一步修改。 Design name :每个项目可以包含多个设计 设置原理图边框

光电通讯网

www.oecomm.com

项目文件的目录结构
project1 <>.cpm Cds.lib Worklib desegn1 … desegnN

光电通讯网

www.oecomm.com

项目文件的目录结构(续)


Project1.cpm :项目文件。 该文件存放了项目的环境设置信息,如 原理图名称,所使用的元件库及parttable文件,影响工具执行方式的各种选 项信息。

光电通讯网

www.oecomm.com

项目文件的目录结构(续)




Work.lib : 设计目录。 该目录在一个新的项目设置完成后,自 动产生用来存放后续的设计如原理图文 件,pcb文件等。 一个项目可以包含多个设计。

光电通讯网

www.oecomm.com

利用Cadence进行板级设计的流程
本地下载

评论