首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 电平转换的一份资料。

电平转换的一份资料。

资料介绍
逻辑电平转换逻辑电平转换
自从 TTL 和 5V 的 COMS 成为逻辑电路的主导标准 以来,电子设计已发生了相当大的改变。现代电 子系统日益增加的复杂性导致了低电压逻辑的产 生,但同时又引起在一个系统内部输入输出逻辑 电平不兼容的问题。这并不罕见,例如,当工作 于 1.8V 的数字电路必须和工作于 3.3V 的模拟电路 通信时就会有这个问题。本文分析了逻辑电平的 基本原理,并主要研究了如何在串行数据系统中 不同的逻辑电平范围之间进行转换。

3.3V

1.8V

R OUTPUT 4.7k CSTRAY APPROX 20pF

INPUT

对逻辑电平转换的需求
越来越多的数字 IC 采用与以往不兼容的电源电 压、更低的 VDD、或者 VCORE 和 VI/O 不同的双电 源供电,这就提出了对于逻辑电平转换的要求。 低电压混合信号 IC 如未能与其配合的数字器件的 发展保持同步,也需要使用逻辑电平转换。 转换方法随着转换电平范围、需要转换的信号线 数 (如,一个 4 线的串行外设接口 (SPITM)与 32 位 数据总线间的转换 )、以及数字信号速率的不同而 不同。许多逻辑 IC 能够将高电平转换成低电平 (如将 5V 转换到 3.3V 逻辑 ),但很少能将低电平转 换成高电平 (如将 3.3V 转换到 5V)。逻辑电平转换 可通过一个分立的晶体管或甚至是一个电阻与二 极管的组合实现。但这些方法固有的寄生电容会 降低数据传输速率。 尽管已有字节宽度的和字宽度的电平转换器件, 但它们对本文讨论的 <20Mbps 的串行总线 (SPI , I2CTM,USB 等)并不理想。封装尺寸大、需要使 用很多引脚和 I/O 方向引脚的转换器对于小型串行 总线和外设接口并不理想。 串行外设接口由单向控制线组成,数据入、数据 出、时钟和片选。数据入和数据出也被称为主入
SPI 是 Motorola
标签:逻辑电平转换
电平转换的一份资料。
本地下载

评论