首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 高速PCB设计中的时序分析及仿真策略

高速PCB设计中的时序分析及仿真策略

资料介绍
高速PCB设计中的时序分析及仿真策略通讯与电视

高速 !"# 设计中的时序分析及仿真策略
深 圳 市 中 兴 通 讯 股 份 有 限 公 司 南 京 研 发 中 心 网 络 事 业 部 ! >7::7> " 秦 洪 密 华南理工大学 吴效明
摘 要!

李 军

朱顺临

详 细 讨 论 了 在 高 速 @!4 设 计 中 最 常 见 的 公 共 时 钟 同 步 ! !2882- !’2!+ " 和 源 同 步 ! $25"!( $#-!C"2-25$ " 电 路 的 时 序 分 析 方 法 # 并 结 合 宽 带 网 交 换 机 设 计 实 例 在 !&.(-!( 仿 真 软 件 平 台 上 进 行 了 信 号 完 整 性 仿 真 及 时 序 仿 真 # 得 出 用 于 指 导 @!4 布 局 $ 布 线 约 束 规 则 的 过 程 及 思 路 % 实 践 证 实 E 在 高 速 设 计 中 进 行 正 确 的 时 序 分 析 及 仿 真 对 保 证 高 速 @!3 设 计 的 质 量 和 速 度 十 分 必 要 % 关键词! 公共时钟同步 源同步 信号完整性 时序 仿真
在 网 络 通 讯 领 域 ! &%8 交 换 机 " 核 心 路 由 器 " 千 兆 以 太网以及各种网关设备中!系统数据速率"时钟速率不 断提高! 相应处理器的工作频率也越来越高# 数据"语 音 " 图 像 的 传 输 速 度 已 经 远 远 高 于 9::8;<= ! 数 百 兆 乃 至数吉的背板也越来越普遍$ 数字系统速度的提高意味 着信号的升降时间尽可能短!由数字信号频率和边沿速 率提高而产生的一系列高速设计问题也变得越来越突 出 $ 当 信 号 的 互 连 延 迟 大 于 边 沿 信 号 翻 转 时 间 的 >:? 时!板上的信号导线就会呈现出传输线效应 !这样的设 计就成为高速设计$ 高速问题的出现给硬件设计带来了 更大的
高速PCB设计中的时序分析及仿真策略
本地下载

评论