首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > Cadence高速PCB的时序分析2

Cadence高速PCB的时序分析2

资料介绍
Cadence高速PCB的时序分析2Cadence 高速 PCB 的时序分析(2)
列位看观,在上一次的连载中,我们介绍了什么是时序电路,时序分析的两种分类(同 步和异步) ,并讲述了一些关于 SDRAM 的基本概念。这一次的连载中,我们将介绍什么是 定时问题,怎样保证接收端的建立和保持时间。 信号经过传输线到达接收端之后, 必须满足建立时间和保持时间这两个时序参数, 它们 由接收器本身的特性决定,可以从芯片的数据手册中获得。时钟沿有效时,要求数据必须已 经存在一段时间,这就是器件需要的建立时间(Setup Time) ;而时钟边沿触发之后,数据 还必须要继续保持一段时间, 以便能稳定的读取, 这就是器件需要的保持时间 (Hold Time) 。 数据信号在时钟沿触发前后持续的时间必须分别都要超过建立和保持时间, 否则接收端可能 不能正确地采样到数据,setup/hold 时间是时序问题产生的根源。 我们分析 DSP 读取 SDRAM 数据时怎样才能满足 DSP 的建立和保持时间。不管列位看 观在哪篇文献里看到了哪样的定时数学公式, 请你将它遗忘。 我们从来不需要死记硬背任何 的数学公式,我们要的是聪明的分析头脑。 图 6 为 DSP 读取 SDRAM 数据的定时, 很明显, DSP 在 ECLKOUT 的上升沿采样数据, 图 6 中的时间 6 和时间 7 分别是建立和保持时间,查 TMS320C6713 数据手册获知建立时间 最小为 1.5ns,保持时间最小为 2.5ns。

图 6 TMS320C6713 读取 SDRAM 数据的时序 在 DSP 读取 SDRAM 数据时,SDRAM 在第一个时钟的上升沿后将数据放入总线,而 DSP 总是在接下来的一个时钟上升沿触发时采样数据,如图 7 所示,我们先假设 SDRAM 与 DSP 的时钟是完全同步的。 显然欲满足 DSP 的 setup/hold,必须有:
标签:Cadence高速的时序分
Cadence高速PCB的时序分析2
本地下载

评论