首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > CDMA移动手机本机振荡器的设计策略

CDMA移动手机本机振荡器的设计策略

资料介绍
CDMA移动手机本机振荡器的设计策略Print Version

页码,1/5

技术文库
欲打印此文章,从您的浏览器菜单中选择“文件”后再选“打印”。 

CDMA移动手机本机振荡器的设计策略 
设计专栏, 便携式设计, RF/无线设计, IC设计  上网时间:2002年03月30日   本地振荡器(LO)的设计和性能对手机能否达到或超过最初的设计目标有很大影 响,大多数为北美市场设计的CDMA手机也包括AMPS,以便为那些尚未安装数字 基础设施的地区提供服务,针对这些应用的手机可能需要8个不同的LO信号。本 文讨论影响CDMA手机LO的设计问题,并利用PLL合成器来探讨LO的性能、标准要 求和设计方法。   目前,大多数CDMA手机采用的是图1所示的超外差无线结构,在典型的CDMA应用 中,接收到的无线信号由频率范围介于900 MHz至2.0GHz之间的高频载波信号及 经过调制和编码的低频数据信号混合而成。   LO为混频器提供输入,对CDMA手机来说,它通常是一个PLL(锁相环)合成器, PLL合成器可通过多种不同的途径来实现。由于CDMA需要多阶频率转换,PLL合 成器必须生成非常精确的信号,否则手机会与其它通信信号相互干扰或阻碍解 调,从而导致误码率(BER)增大,降低语音和/或数据质量(图1)。   图2给出了PLL合成器的方框图。典型的 PLL合成器由分立VCO(压控振荡器)、分 立环路滤波器和合成器IC组成。合成器 IC包括参考分频器(R分频器)、整数或分 数N分频器以及鉴相器,但不包括VCO和 环路滤波器。几家CDMA收发器制造商已 开始在其芯片中集成可选的PLL合成器功 能,以减少元件数目及简化设计。考虑 到复杂性问题,目前尚无法在这些芯片 中集成RF VCO,因而现阶段尚未开发出完全集成这些功能的CDMA收发器芯片。   PLL合成器输出频率可由方程(1)确定:  

  

中心频率f
CDMA移动手机本机振荡器的设计策略
本地下载

评论